Uživatelské nástroje

Nástroje pro tento web


cs:clkgen

Rozdíly

Zde můžete vidět rozdíly mezi vybranou verzí a aktuální verzí dané stránky.

Odkaz na výstup diff

Obě strany předchozí revizePředchozí verze
Následující verze
Předchozí verze
Následující verzeObě strany příští revize
cs:clkgen [2017/06/09 08:35] kaklikcs:clkgen [2017/06/12 14:32] – [Generátor digitálních hodin CLKGEN01B] kaklik
Řádek 3: Řádek 3:
 V současnosti je modul v produkční fázi. A lze jej zakoupit v [[http://www.ust.cz/shop/product_info.php?products_id=90|e-shopu UST]]. Nastavení kmitočtu se provádí přes sběrnici [[cs:i2c|I²C]]. V současnosti je modul v produkční fázi. A lze jej zakoupit v [[http://www.ust.cz/shop/product_info.php?products_id=90|e-shopu UST]]. Nastavení kmitočtu se provádí přes sběrnici [[cs:i2c|I²C]].
 Výstup digitálního signálu je vyvedený diferenčně na SATA konektor. Výstup digitálního signálu je vyvedený diferenčně na SATA konektor.
 +
 +{{:cs:modules:clock:clkgen01b_top_big.jpg?600|}}
  
 ===== Nastavení výstupní frekvence ===== ===== Nastavení výstupní frekvence =====
Řádek 99: Řádek 101:
  
 Tento generátor by měl poskytovat více výstupních frekvencí odvozených z jednoho frekvenčního normálu. Hlavním účelem tohoto řešení je, aby byla homogenní distribuce chyb v celém systému.  Tento generátor by měl poskytovat více výstupních frekvencí odvozených z jednoho frekvenčního normálu. Hlavním účelem tohoto řešení je, aby byla homogenní distribuce chyb v celém systému. 
-Například v případě použití generátoru hodin v SDR přijimači je výhodné, aby lokální oscilátor pro směšovač byl odvozený ze stejné kmitočtové základny jako ADC. Neboť korekce frekvence je pak společná pro všechny části systému a není třeba je frekvenčně korigovat jednotlivě.+Například v případě použití generátoru hodin v SDR přijímači je výhodné, aby lokální oscilátor pro směšovač byl odvozený ze stejné kmitočtové základny jako ADC. Neboť korekce frekvence je pak společná pro všechny části systému a není třeba je frekvenčně korigovat jednotlivě. 
 + 
 +Pro tento účel existují kmitočtové syntezátory využívající technologii [[http://www.silabs.com/products/timing/oscillators/dspll|DSPLL]], která umožňuje generování téměř libovolných frekvencí z referenčního oscilátoru. Použitelné obvody jsou například tyto: 
  
 +  * [[http://www.silabs.com/documents/public/data-sheets/Si5341-40-D-DataSheet.pdf|Si5340]]
 +  * [[http://www.silabs.com/documents/public/data-sheets/Si5347-46.pdf|Si5346]]
  
 +Výstup z generátoru by opět měl být na SATA konektory. 
  
  
  
  
cs/clkgen.txt · Poslední úprava: 2017/06/22 11:27 (upraveno mimo DokuWiki)