Uživatelské nástroje

Nástroje pro tento web


cs:sdrx02

Rozdíly

Zde můžete vidět rozdíly mezi vybranou verzí a aktuální verzí dané stránky.

Odkaz na výstup diff

Obě strany předchozí revizePředchozí verze
Následující verze
Předchozí verze
cs:sdrx02 [2017/06/22 11:29] – [Kvadraturní směšovač] kaklikcs:sdrx02 [Unknown date] (aktuální) – upraveno mimo DokuWiki (Unknown date) 127.0.0.1
Řádek 7: Řádek 7:
 Blokové schéma obsahuje kromě přijímacích větví z anténního pole ještě přijímací větev referenčního GNSS signálu, který slouží k získání přesného času a frekvenčních korekcí. Blokové schéma obsahuje kromě přijímacích větví z anténního pole ještě přijímací větev referenčního GNSS signálu, který slouží k získání přesného času a frekvenčních korekcí.
 ===== Kvadraturní demodulátor ===== ===== Kvadraturní demodulátor =====
 +
 +Kvadraturní demodulátor slouží k převedení vysokofrekvenčního vstupního signálu na komplexní I/Q nizkofrekvenční signál. Tento proces využívá směšování signálu se signálem z lokálního oscilátoru. 
 +
 +Kvadraturní směšovače vetšinou využívají architektury, které vedou na potřebu generování čtyř-fázových hodin. Kvadraturní hodiny jsou generovány interně ze signálu LO, který má dvojnásobnou frekvenci, než je reálná směšovací frekvence LO. 
 +
 +==== Integrované směšovače ====
 +
 +Existují hotové integrované I/Q demodulátory, které zpracovávají differenční RF signál a jejich výstupem jsou differenční složky komplexního signálu. 
 +
 +Pro předpokládaný frekvenční rozsah vyhovuje obvod [[http://www.analog.com/media/en/technical-documentation/data-sheets/ADL5387.pdf|ADL5387]]. Který se hodí zejména pro příjem referenčního GNSS signálu. 
 +
 +==== Složené směšovací obvody ====
 +
 +Pro některé typy antén, které mají výstupní členy s fázovým posuvem, který je potřeba správně sčítat, je výhodné použít směšovač realizovaný z diskrétních komponent. 
 +Takový směšovač pak může rovnou fázový posuv i využít. 
 +Například SC-QHA anténa má na výstupech kvadraturní signál, který je možné přímo převádět na I/Q signál dvěma standardními směšovači napájenými ze společného zdroje frekvenčního signálu. 
  
  
Řádek 31: Řádek 47:
   * Alespoň 1GHz CPU a minimálně jedno jádro.    * Alespoň 1GHz CPU a minimálně jedno jádro. 
   * 1Gbit Ethernet rozhraní   * 1Gbit Ethernet rozhraní
-  * Přechodné uložiště pro data - řadič pro SDkartuSATA rozhraní. +  * Přechodné uložiště pro data - řadič pro SDkartuSATA rozhraní. 
  
-Zatím se předpokládá využití jednodeskového počítače [[cs:parallella]] přímo připojeného na ADC. Spojení bude opět realizováno SATA kabely připojenými přes redukční desku [[cs:BTH2DIFF]]+Zatím se předpokládá využití jednodeskového počítače [[cs:parallella| Parallella]] přímo připojeného na ADC. Spojení bude realizováno differenčními signály připojenými přes redukční desku. Parallella Embedded má k dispozici 24 párů, které lze využít pro připojení až 8mi prvkového anténního pole. 
  
cs/sdrx02.1498130940.txt.gz · Poslední úprava: 2017/06/22 11:29 autor: kaklik