en:adcdual
Differences
This shows you the differences between two versions of the page.
Next revision | Previous revisionNext revisionBoth sides next revision | ||
en:adcdual [2018/12/17 14:02] – created fluktuacia | en:adcdual [2018/12/28 13:28] – fluktuacia | ||
---|---|---|---|
Line 1: | Line 1: | ||
FIXME **This page is not fully translated, yet. Please help completing the translation.**\\ //(remove this paragraph once the translation is finished)// | FIXME **This page is not fully translated, yet. Please help completing the translation.**\\ //(remove this paragraph once the translation is finished)// | ||
- | |||
====== Analog-to-digital convertor - ADCdual01A ====== | ====== Analog-to-digital convertor - ADCdual01A ====== | ||
Line 14: | Line 13: | ||
==== Sampling clock ==== | ==== Sampling clock ==== | ||
- | Module | + | The module |
- | Modul předpokládá připojení k centrálním hodinám stejným pro všechny digitalizační obvody. Tyto hodiny budou odvozeny přes [[cs: | + | |
- | ==== Datový výstup ADC ==== | + | ==== Data output |
- | Datový výstup | + | ADC’s data output assumes an established connection to FPGA, which would carry out the basic signal processing. Because the ADC has an adjustable bit width of output bus, the output connectors are again SATA. They are symmetrically divided in such way, that each receives one bit from every ADC channel. |
- | Pro připojení může být použit | + | There is also a possibility to connect through |
{{: | {{: | ||
- | Na desce s FPGA je tedy potřeba | + | FPGA board thus needs miniSAS |
- | ===== Použití modulu | + | ===== Module application |
- | Plánované využití je například pro systém stanic | + | One of the intended uses with for a system of [[en: |
- | Důležitými parametry které byly v konstrukci uvažovány jsou. | + | Parameters important for the construction are: |
- | * Dynamický rozsah | + | * Dynamic range > 80 dB |
- | * Fázová stabilita mezi jednotlivými kanály | + | * Phase stability between individual channels |
- | * šum | + | * Noise |
- | * Vzorkovací | + | * Sampling |
- | Aktuálně je tento problém řešen na profesionální úrovní proprietárními digitalizačními jednotkami | + | Currently, the problem is tackled on a professional level by proprietary digitising units (([[http:// |
- | === Výběr | + | === Choice of ADC === |
- | Na výběru | + | Choice of ADC influences a signal format fed into FPGA. There are several formats that are provided by available ADCs: |
* < | * < | ||
Line 51: | Line 49: | ||
* serial LVDS | * serial LVDS | ||
- | Zatím nejperspektivnější je použití | + | So far, probably the most perspective is the usage of serial LVDS that requires the smallest number of differential signal pairs, making the whole construction simpler. (([[http:// |
- | Pokud omezíme výběr | + | If we limit the choice of ADC by a requirement for a serial |
- | Na výběr je tak pouze od firmy Linear technology. A to z těchto | + | We are left with a choice from the company |
- | modelů; bud [[http:// | + | either |
- | A nebo některý ze série | + | |
+ | As can be seen, the whole ADC series from Linear technology is more or less the same (the converters are even mutually interchangeable between the same PCB layout), they only differ in sampling frequency and S/N ratio. The slowest one of them can be used for sampling rate of 20 MHz. The slowest sampling rate that it is able to carried out is 5 MSPS. All converters from this category are more or less configurable and all ADCs’ (even others than made by Linear Technology) have SPI interface for configuration. | ||
- | Jak je vidět, tak celá tato série ADC od Linear technology je víceméně stejná (dokonce jsou převodníky i | + | ===== Related sites ===== |
- | navzájem záměnné na stejně navrženém PCB), liší se pouze vzorkovací | + | |
- | frekvencí a poměrem S/N. Nejpomalejší z nich je však pro 20 MHz. Nejpomalejší | + | |
- | vzorkování na kterém ho lze provozovat je 5 MSPS. | + | |
- | Všechny převodníky této kategorie jsou taky určitým způsobem | + | |
- | konfigurovatelné. A všechny ADC této kategorie (i jiné než od Linear Technology )mají pro konfiguraci rozhraní SPI. | + | |
- | ===== Související stránky ===== | + | * [[en: |
+ | * [[en: | ||
- | * [[cs: | + | ===== Refferences ===== |
- | * [[cs: | + | |
- | ===== Reference ===== | + | ==== Existing grabbing cards ==== |
- | + | ||
- | ==== Existující grabovací karty ==== | + | |
* [[http:// | * [[http:// | ||
Line 79: | Line 70: | ||
* [[http:// | * [[http:// | ||
- | Problematickými parametry těchto karet jsou zejména velmi vysoká cena, zbytečně vysoká vzorkovací frekvence a malý dynamický rozsah. A nebo velký dynamický rozsah ale naopak extrémně nízká vzorkovací frekvence. | + | There are several problems with these devices - especially their high price, unnecessarily high sampling rates and small dynamic range or, on the contrary, large dynamic range, but extremely low sampling rates. |
en/adcdual.txt · Last modified: 2018/12/28 13:43 (external edit)