User Tools

Site Tools


en:adcdual

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Next revision
Previous revision
en:adcdual [2018/12/17 14:02] – created fluktuaciaen:adcdual [Unknown date] (current) – external edit (Unknown date) 127.0.0.1
Line 1: Line 1:
-FIXME **This page is not fully translated, yet. Please help completing the translation.**\\ //(remove this paragraph once the translation is finished)//+====== Analog-to-digital converter - ADCdual01A ======
  
- +A fast two-channel analog-to-digital converter. Input connector is a differential SATA connector - one for both analog channels. Output connector is a serial-parallel LVDS output to differential SATA connector:
-====== Analog-to-digital convertor - ADCdual01A ====== +
- +
-A fast two-channel analog-to-digital convertor. Input connector is a differential SATA connector - one for both analog channels. Output connector is a serial-parallel LVDS output to differential SATA connector:+
  
 {{:cs:modules:adc:adcdual01a_bottom_big.jpg?600|}} {{:cs:modules:adc:adcdual01a_bottom_big.jpg?600|}}
Line 14: Line 11:
 ==== Sampling clock ==== ==== Sampling clock ====
  
-Module requires connecting to a central clock, common to all digitising circuits.  +The module requires connecting to a central clock, common to all digitising circuits - they would be derived through [[en:clkhub]] and from [[en:gpsdo|lokálního disciplinovaného oscilátoru]]. Their signal has to be brought to module by SATA cable to ENC SATA connector.
-Modul předpokládá připojení k centrálním hodinám stejným pro všechny digitalizační obvody. Tyto hodiny budou odvozeny přes [[cs:clkhub]] a z [[cs:gpsdo|lokálního disciplinovaného oscilátoru]]. Tento signál musí být do modulu přiveden SATA kabelem na SATA konektor ENC.+
  
-==== Datový výstup ADC ====+==== Data output ====
  
-Datový výstup ADC předpokládá připojeni k FPGA, ve kterém bude prováděno základní zpracování signáluVzhledem k tomu, že ADC má nastavitelnou bitovou šířku výstupní sběrnicetak výstupními konektory jsou opět SATA konektory symetricky rozdělené takže na každém z nich je vždy jeden bit z každého kanálu ADC. +ADC’s data output assumes an established connection to FPGA, which would carry out the basic signal processingBecause the ADC has an adjustable bit width of output busthe output connectors are again SATA. They are symmetrically divided in such waythat each receives one bit from every ADC channel.
  
-Pro připojení může být použit miniSAS-SATA kabel. Jehož konektory na straně SATA se rozdělí podle požadované rychlosti vzorkování počtu ADC mezi jednotlivé moduly ADC (zvětšení bitové šířky sběrnice sníží potřebnou bitovou rychlost přenosu.)+There is also a possibility to connect through miniSAS-SATA cable - its connectors (on SATA side) are divided, according to required sampling rate and the number of ADC, between individual ADC modules (increasing the bit width of bus lower the required bit speed of connection)
  
 {{:cs:fpga:minisas_sata4x.jpeg?300|Ukázka miniSAS-SATA kabelu}} {{:cs:fpga:minisas_sata4x.jpeg?300|Ukázka miniSAS-SATA kabelu}}
  
-Na desce s FPGA je tedy potřeba miniSAS konektor, nebo několik SATA konektorů do kterých agregováno několik SATA kabelů+FPGA board thus needs miniSAS connector or several SATA connectors with several aggregated SATA cables
  
-===== Použití modulu =====+===== Module application =====
  
-Plánované využití je například pro systém stanic [[cs:aras|ARAS]], kde je potřebné vyřešit problém digitalizace signálu z anténního pole.+One of the intended uses with for a system of [[en:aras|ARAS]] stations which has an unresolved problem of signal digitalisation from the antenna array.
  
-Důležitými parametry které byly v konstrukci uvažovány jsou.+Parameters important for the construction are:
  
-  * Dynamický rozsah > 80 dB +  * Dynamic range > 80 dB 
-  * Fázová stabilita mezi jednotlivými kanály  +  * Phase stability between individual channels 
-  * šum  +  * Noise 
-  * Vzorkovací jitter < 100m+  * Sampling jitter < 100m
  
-Aktuálně je tento problém řešen na profesionální úrovní proprietárními digitalizačními jednotkami (([[http://arxiv.org/abs/1305.3550|LOFAR]])), nebo v amatérských podmínkách soustavou vícekanálových zvukových karet (([[http://fringes.org/|Fringe Dwellers "Simple"]]))(([[http://radiojove.gsfc.nasa.gov/|Radio JOVE Project]])). +Currently, the problem is tackled on a professional level by proprietary digitising units (([[http://arxiv.org/abs/1305.3550|LOFAR]])) or in more amateur conditions by a system of multichannel sound cards (([[http://fringes.org/|Fringe Dwellers "Simple"]]))(([[http://radiojove.gsfc.nasa.gov/|Radio JOVE Project]])). 
  
-=== Výběr ADC ===+=== Choice of ADC ===
  
-Na výběru ADC závisí konkrétní formát signálů, který bude veden do FPGA. Formátů, které poskytují dostupné ADC je několik:+Choice of ADC influences a signal format fed into FPGA. There are several formats that are provided by available ADCs:
  
   * <del>DDR LVDS</del>   * <del>DDR LVDS</del>
Line 51: Line 47:
   * serial LVDS   * serial LVDS
  
-Zatím nejperspektivnější je použití serial LVDS, které potřebuje nejméně differenčních signálových párů, což zjednodušuje konstrukci. (([[http://www.ti.com/lit/pdf/snaa110|Data Converter Serial LVDS Interface Improves Board Routing]]))+So far, probably the most perspective is the usage of serial LVDS that requires the smallest number of differential signal pairsmaking the whole construction simpler. (([[http://www.ti.com/lit/pdf/snaa110|Data Converter Serial LVDS Interface Improves Board Routing]]))
  
-Pokud omezíme výběr ADC požadavkem na sériový LVDS výstup pro každý kanál ADC zvlášťtak zbude pouze několik vhodných obvodůNeboť Texas Instruments vubec takto rychlé prevodniky v 16 bit nevyrábí, a ani jejich pomalejsi nemaji LVDS vystup. Analog Devices naopak neposkytuje ADC se seriovým výstupem dat s bitovou šířkou rozhraní menší než 4bit/kanál+If we limit the choice of ADC by a requirement for a serial LVDS output for each ADC channel individuallythere will only be a few suitable circuits. Texas Instruments does not produce such fast 16 bit transducers at all and even their slower variants do not have LVDS output. Analog Devices, on the other hand, does not have ADC with serial data output with a bit with of interface smaller than 4bit/channel.  
-Na výběr je tak pouze od firmy Linear technology. A to z těchto +We are left with a choice from the company Linear technology 
-modelů; bud [[http://www.linear.com/product/LTC2271|LTC2271]] +either [[http://www.linear.com/product/LTC2271|LTC2271]] or products from the [[http://www.linear.com/product/LTC2191|LTC2190-2195]] series.
-A nebo některý ze série [[http://www.linear.com/product/LTC2191|LTC2190-2195]].+
  
 +As can be seen, the whole ADC series from Linear technology is more or less the same (the converters are even mutually interchangeable between the same PCB layout), they only differ in sampling rates and S/N ratio. The slowest one of them can be used for sampling rate of 20 MHz. The slowest sampling rate that it is able to carried out is 5 MSPS. All converters from this category are more or less configurable and all ADCs’ (even others than made by Linear Technology) have SPI interface for configuration.
  
-Jak je vidět, tak celá tato série ADC od Linear technology je víceméně stejná (dokonce jsou převodníky i +===== Related sites =====
-navzájem záměnné na stejně navrženém PCB), liší se pouze vzorkovací +
-frekvencí a poměrem S/N. Nejpomalejší z nich je však pro 20 MHz. Nejpomalejší +
-vzorkování na kterém ho lze provozovat je 5 MSPS.  +
-Všechny převodníky této kategorie jsou taky určitým způsobem +
-konfigurovatelné. A všechny ADC této kategorie (i jiné než od Linear Technology )mají pro konfiguraci rozhraní SPI.+
  
-===== Související stránky =====+  * [[en:adcoctospi|ADCoctoSPI]] 
 +  * [[en:aras|pokročilá radioastronomická stanice]]
  
-  * [[cs:adcoctospi|ADCoctoSPI]] +===== Refferences =====
-  * [[cs:aras|pokročilá radioastronomická stanice]]+
  
-===== Reference ===== +==== Existing grabbing cards ====
- +
-==== Existující grabovací karty ====+
  
   * [[http://ultraviewcorp.com/displaynews.php?news_id=4|AD8-3000 High Speed Data Acquisition]]   * [[http://ultraviewcorp.com/displaynews.php?news_id=4|AD8-3000 High Speed Data Acquisition]]
Line 79: Line 68:
   * [[http://rtcmagazine.com/articles/view/101915|PX1500-2]]   * [[http://rtcmagazine.com/articles/view/101915|PX1500-2]]
  
-Problematickými parametry těchto karet jsou zejména velmi vysoká cenazbytečně vysoká vzorkovací frekvence a malý dynamický rozsah. A nebo velký dynamický rozsah ale naopak extrémně nízká vzorkovací frekvence. +There are several problems with these devices - especially their high priceunnecessarily high sampling rates and small dynamic range or, on the contrary, large dynamic range, but extremely low sampling rates.
en/adcdual.1545055377.txt.gz · Last modified: 2018/12/17 14:02 (external edit)