Uživatelské nástroje

Nástroje pro tento web


cs:xvc_ft220x

Rozdíly

Zde můžete vidět rozdíly mezi vybranou verzí a aktuální verzí dané stránky.

Odkaz na výstup diff

Obě strany předchozí revizePředchozí verze
Následující verze
Předchozí verze
cs:xvc_ft220x [2013/09/27 22:07] kaklikcs:xvc_ft220x [Unknown date] (aktuální) – upraveno mimo DokuWiki (Unknown date) 127.0.0.1
Řádek 1: Řádek 1:
-======  Xilinx Virtual Cable (JTAG) s USB obvodem FTDI FT220X ======+======  Xilinx Virtual (JTAG) Cable s USB obvodem FTDI FT220X ======
  
-Je systémem modulů a softwaru, který vytvořil Milan Horkel za účelem dostupnější metody programování hradlových polí Xilinx. Jednotlivé dokumenty jsou dostupné [[http://www.mlab.cz/Server/GenIndex/GenIndex.php?path=%2FModules%2FCPLD_FPGA%2FXILINX_XVC&lang=cs|z výpisu modulů MLAB]], 
  
-[[http://www.mlab.cz/Modules/CPLD_FPGA/XILINX_XVC/XVC_FT220X02A/DOC/XVC_FT220X02A.cs.pdf|Originální dokumentace XVC_FT220X02A]]+[[http://www.mlab.cz/Modules/CPLD_FPGA/XILINX_XVC/XVC_FT220X02A/DOC/XVC_FT220X02A.cs.pdf|Originální dokumentace XVC_FT220X02A]], [[http://www.ust.cz/shop/product_info.php?products_id=237|Obchod UST]]
  
-Vývojové prostředí ISE pro práci obvody programovatelné logiky (FPGA/CPLD) firmy XILINX přímo podporuje protokol XVC, kterým se přenáší JTAG příkazy prostřednictvím sítě TCP/IPNa vzdáleném konci musí běžet příslušný obslužný program a k němu musí být připojen programovací kabelToto je modul programovacího kabelu s obvodem FTDI FT220X s USB rozhraním na jedné straně a JTAG konektorem na straně druhé. +Je sestavou modulů a softwaru, kterou vytvořil [[cs:credits|MIHO]] cílem získání dostupnější a levnější metody programování hradlových polí Xilinx. Jednotlivé dokumenty jsou dostupné [[http://www.mlab.cz/Server/GenIndex/GenIndex.php?path=%2FModules%2FCPLD_FPGA%2FXILINX_XVC&lang=cs|z výpisu modulů MLAB]],
  
-===== Princip funkce =====+===== Popis řešení =====
  
-Pro práci s programovatelnými obvody typu FPGA a CPLD firmy XILINX je potřeba hardwarový programátor, který umožní nahrání schéma. +Pro práci s programovatelnými obvody typu FPGA a CPLD firmy XILINX je potřeba hardwarový programátor, který umožní nahrání schéma do obvoduTo lze realizovat nejlépe propojením vývojového prostředí s FPGA rozhraním JTAG. 
 + 
 +Vývojové prostředí ISE XILINX pro práci s obvody programovatelné logiky (FPGA/CPLD) přímo podporuje protokol XVC, kterým se přenáší JTAG příkazy prostřednictvím sítě TCP/IP. Na vzdáleném konci pak předpokládá obslužný program a k němu připojené obvod určený k naprogramování. 
 + 
 +==== Princip funkce ==== 
 + 
 +Tento modul vytváří virtuální JTAG programovací kabel s obvodem FTDI FT220X s USB rozhraním na jedné straně a JTAG konektorem na straně druhé. Samotná komunikace s vývojovým prostředím probíhá přes TCP/IP sít, takže hradlové pole se může nacházet na jiném místě, než konstruktér vytvářející schéma. Celý systém je ilustrován na následujícím obrázku: 
 + 
 +{{ :cs:fpga:schemacyklu_small.png?direct&500 |}} 
 + 
 +==== Konstrukce modulu ==== 
 + 
 +Modul obsahuje v podstatě minimum součástek, protože většina komunikačního protokolu je řešena obslužným programem. Podstatné na modulu jsou proto hlavně indikační LED, jejichž význam je následující: 
 + 
 +^ LED ^ Bava ^ Funkce ^ 
 +|TGT D1 | Červená | Indikuje přítomnost napájecího napětí na konektoru JTAG | 
 +|ACT D2 | Zelená | Aktivita přenosu dat | 
 +|USB D3 | Červená | Indikuje přítomnost napájecího napětí z USB | 
 + 
 +Na modulu je dále ještě Jumper J3 označený jako VIO PWR, který slouží k výběru napájení JTAG rozhraní. (Buď 3.3 V z interního stabilizátoru FTDI, nebo TGT napájení z JTAG konektoru). 
 + 
 +Jumper J4 slouží k napájení cílového zařízení z USB +5V.  
 + 
 +==== Použití modulu ==== 
 + 
 +K použití modulu je potřeba mít nainstalované vývojové prostředí XILINX s programem iMPACT. A dále pak obslužný program modulu 
 + 
 +=== Obslužný program === 
 + 
 +Modul je ovládán OpenSource programem [[cs:xvc_software|mlab_xvcd]]. Zatím je funkční verze pro windows, na verzi pro Linux se pracuje. 
 +=== Používání XILINX ChipScope === 
 + 
 +ChipScope je šikovný nástroj umožňující sledovat děje v FPGA pomocí integrovaného logického analyzátoru. Je možné jej použít i v kombinaci s XVC. Postupu použití je věnována stránka XVC ChipScope. 
 + 
 +==== Omezení systému ==== 
 +  
 +Modul zatím neumožňuje (vlivem nedokončeného programového rozhraní) zapisovat u FPGA obvodů do interní paměti FLASH. V důsledku toho je potřeba při použití tohoto systému nahrát schéma po každém zapnutí napájení a nebo použít programátor [[cs:jtagft2232v|JTAGFT2232V02A]]. 
 + 
 + 
 +===== Související konstrukce ===== 
 + 
 +  * [[cs:s3an|S3AN01A]] - Školní deska s FPGA
cs/xvc_ft220x.1380319644.txt.gz · Poslední úprava: 2013/09/27 22:07 (upraveno mimo DokuWiki)